Minggu, 25 April 2010

RANGKAIAN ARITMATIKA (ADDER)

HALF ADDER
Half Adder adlh suatu rangkaian penjmlhan sistem bilangan biner yg paling sederhana. Rangkaian ini hanya dpt digunakan untuk operasi pnjmlhan data bilangan biner sampai 1 bit saja. Rangkaian half adder memiliki 2 terminal input utk 2 variabel bilangan biner dan 2 terminal output, ytu SUMMERY OUT (SUM) dan carry out(CARRY).
CARRY OUT hnya akn berada pd kadaan logika 1 bla mana semua inputny brada pada keadaan logika 1. Persmaan logika dr rangkaian Half Adder adlh:
SUM = (A+B)(A.B)
CARRY = A.B
Dmana A dan B adlh data2 input. Pd prinsipny suatu rangkaian Half Adder dpt dgbrkn sbb:







FULL ADDER
Rangkaian Full Adder dpt dgunakan utk menjurnalkn blngan2 biner yg lbh dri 1 bit. Penjurnalan bilangan2 biner sama halny dg pnjmlhan blngan desimal dmana hsl pnjmlhan tsb trbagi mnjdi 2 bagian, ytu SUMMARY (SUM) dan CARRY, apabla hsl pnjmlhan pd suatu tingkat/kolom melebihi nilai maksimumny maka output CARRY akn barada pd keadaan logika 1.
Utk pnjmlahan, nilai CARRY akn sllu djmlhkn dg angka2 yg tdpt pd tingkat/kolom brktny. Rangkaian Full Adder dpt dbntuk olh gbungan 2 buah rangkaian half adder dan sbuah grbang OR utk menunjukan CARRY outputnya. Rangkaian Half Adder tdk memiliki fasilitas CARRY input shngga rangkaian Half Adder hnya dpt melakukn operasi penjurnalan maksimum 1 bit.








Berikut ni adlh cntoh laen rangkaean aritmatika (adder):
Rangkaian Percobaan Half Adder


Rangkaian Percobaan Full Adder



Skian praktikum x ni,, bnyak krgny mhon maap!!
hehehe...

Tidak ada komentar:

Posting Komentar